發布日期:2022-04-17 點擊率:93
為了兼具可擴充性以及數據處理速度,對于各種應用如:影像數據偵錯、視訊數據壓縮、音效數據增益、馬達控制等,可程序化數據處理模塊(Programmable Data Processing Module)都是當前時勢所需。 以影像數據偵錯模塊為例,一個可程序化邏輯門陣列(FPGA)是必備的主要組件,硬件工程師可在這個組件中使用硬件描述語言(Hardware Description Language, HDL)撰寫適合客戶需求的算法。若是需要修改或新增功能,則可修改HDL程序,再對FPGA芯片重新燒錄,無須對硬件板卡做任何重新加工或是重新設計的動作,就可以達到需求。 在處理的數據量越來越大的情形下,所需的暫存內存容量隨之增大,以往的先進先出隊列(First-In-First-Out, FIFO)沒辦法符合其高速度與容量的需求,許多硬件工程師轉往思考隨機存取內存(Dynamic Random Access Memory, DRAM)的使用可能性。 隨機存取內存具備可快速存取、可依照設計者規劃使用空間、大容量等優點,但是內存數組需要重新充電(Re-Charge),甚至在雙倍數據速率同步動態隨機存取內存(Double Data Rate SDRAM, DDR SDRAM)有數據相位同步等不易控制的問題,不如FIFO使用容易。因此,在使用FPGA芯片設計上,搭配其供貨商所提供的RAM控制智財(Intellectual Property, IP),再加上硬件工程師所開發的控制邏輯,是當前數據控制存取的趨勢。 筆者的構想是在此DRAM Controlling IP上再加上一層包裝(Wrapper)使之擁有FIFO接口,成為一多端口內存存取控制(MPMA: Multi-Port Memory Access)技術。既可以保有大容量、存取速度快等優點,亦可保有FIFO接口容易的優點。在設計過程中,DRAM空間可隨使用者定義而擁有更高的彈性。如圖一,此DRAM擁有兩個寫入端口以及兩個讀出端口。對于每個寫入端口,其數據可以連續的從起始地址連續寫入,直到結束地址之后,再從起始地址繼續寫入,成一循環式(Circular)寫入方式。對于每個讀出端口,其數據讀出的方式可使用類似于循環寫入的方式,而且只要寫入到內存的數據數量比讀出的數據數量多,則此方式是合理的類FIFO存取方式。 圖二:使用DRAM控制IP從而使用者可以存取數據 對于所需處理的數據量重復性偏高的應用,例如圖三的影像原始數據用影像偵錯處理算法來偵測P4點是否錯誤,需要它周圍的8個點當作參考數據來對比,若是使用FIFO,可能沒辦法同時暫存到此三條線(Line)的數據,所以使用DRAM暫存大量的數據,以提供硬件的算法所需要時可以存取到大范圍的數據。 圖三:影像原始數據點數組
圖一:有兩個Writing Port和兩個Reading Port的DRam控制槽
MPMA如何使用于數據處理模塊
許多大量資料運算處理的應用上,需要極大的資料暫存,相對應于一個4K-Byte FIFO的價格,其實可以買一個32M-Bit DRAM顆粒綽綽有余。不過,就如前述,其不方便的存取控制是一大問題。所以在撰寫FPGA里的HDL算法時,借重其FPGA供貨商所提供的IP為一個解決方案。圖二為在一個FPGA中,借重其供貨商所提供的DRAM控制IP來做設計的示意圖。
下一篇: PLC、DCS、FCS三大控
上一篇: 索爾維全系列Solef?PV
型號:2TLA020007R3400 JSTD1-E
價格:面議
庫存:10
訂貨號:2TLA020007R3400 JSTD1-E
型號:2TLA020007R3000 JSTD1-A
價格:面議
庫存:10
訂貨號:2TLA020007R3000 JSTD1-A
型號:XY2SB71
價格:面議
庫存:10
訂貨號:XY2SB71
型號:2TLA020007R6000 JSTD25F
價格:面議
庫存:10
訂貨號:2TLA020007R6000 JSTD25F
型號:2TLA020007R3100 JSTD1-B
價格:面議
庫存:10
訂貨號:2TLA020007R3100 JSTD1-B
型號:STBVR81Q
價格:面議
庫存:10
訂貨號:STBVR81Q